ADF4368 - это высокопроизводительный, с ультранизким джиттером, целочисленный-N и дробный-N цикл фазовой автоподстройки (PLL) со встроенным VCO, идеально подходящий для приложений преобразования частоты.
Высокопроизводительный PLL имеет коэффициент полезного действия -239 дБс/Гц, очень низкий уровень 1/f-шума (нормированный -287 дБс/Гц) и высокую частоту PFD, что позволяет достичь сверхнизкого внутриполосного шума и интегрального джиттера. ADF4368 может генерировать любую частоту от 800 МГц до 12,8 ГГц без внутреннего удвоителя, что исключает необходимость использования субгармонических фильтров. Модулятор Σ-Δ включает 25-разрядный фиксированный модуль, обеспечивающий герцовое разрешение по частоте, и дополнительный 17-разрядный переменный модуль, который позволяет получить еще более тонкое разрешение и гибкость при частотном планировании. Выходная мощность 9 дБм на частоте 12,8 ГГц в односторонней конфигурации с функцией 16-ступенчатой регулировки мощности делает его очень полезным для любых приложений.
Для приложений с многократным преобразованием частоты, таких как радары с фазовой решеткой или системы массивного MIMO, выходы нескольких ADF4368 могут быть выровнены с помощью входа SYNC или EZSync™. Метод EZSync используется в тех случаях, когда сложно точно распределить сигнал SYNC по всем устройствам. Для приложений, требующих детерминированной задержки или возможности регулировки задержки, предусмотрена программируемая задержка между эталоном и выходом с разрешением <1 пс. Задержка между опорным и выходным сигналами гарантируется для нескольких устройств и температур, что позволяет обеспечить предсказуемое и точное выравнивание нескольких микросхем.
Простота блок-схемы ADF4368 облегчает время разработки благодаря упрощенной карте регистров последовательного периферийного интерфейса (SPI), внешнему входу SYNC и повторяемому выравниванию фаз нескольких микросхем как в целочисленном, так и в дробном режимах.
---