Программируемый процессор обработки звука FastDSP
Частота дискретизации до 768 кГц
Биквадратные фильтры, лимитеры, регуляторы громкости, микширование
DSP-ядро Tensilica HiFi 3z
Quad MAC за цикл: 24 x 24-битный умножитель и 64-битный аккумулятор
Гибкий режим работы: 24,576 МГц, 49,152 МГц, 73,728 МГц и 98,304 МГц
336 кБ общей памяти
Отладка и трассировка JTAG
Низкая задержка, 24-битные АЦП и ЦАП
106 дБ SNR (сигнал через АЦП с А-взвешенным фильтром)
110 дБ комбинированный SNR (сигнал через ЦАП и наушники с А-взвешенным фильтром)
Программируемый MAC-движок двойной точности для максимального 24-ступенчатого эквалайзера
Частота дискретизации последовательного порта от 8 кГц до 768 кГц
Групповая задержка 5 мкс (fS = 768 кГц) аналоговый вход - аналоговый выход с обходом FastDSP (нулевые инструкции)
3 дифференциальных или односторонних аналоговых входа, конфигурируемых как микрофонные или линейные входы
8 цифровых микрофонных входов
Аналоговый дифференциальный аудиовыход, конфигурируемый как линейный выход или выход для наушников
2 выходных канала PDM
PLL с поддержкой любой входной тактовой частоты от 30 кГц до 36 МГц
4 канальных асинхронных преобразователя частоты дискретизации (ASRC)
2 16-канальных последовательных аудиопорта, поддерживающих I2S, левое выравнивание, правое выравнивание или до TDM16 (TDM12 в режиме Turbo)
8 интерполяторов и 8 дециматоров с гибкой маршрутизацией
Источники питания
Аналоговый AVDD при типовом напряжении 1,8 В
Цифровые входы/выходы IOVDD при 1,1 В - 1,98 В
Цифровой DVDD при 0,85 В до 1,21 В
HPVDD для наушников при 1,8 В, типичное значение
Наушники HPVDD_L при 1,2 В до HPVDD
Интерфейсы управления/коммуникации
Порты управления I2C, SPI или UART
Ведущий четырехканальный SPI (QSPI)
Коммуникационный порт UART
Самозагрузка из флэш-памяти QSPI
Гибкие GPIO и IRQ
56 шариков, шаг 0,35 мм, 2,980 мм × 2,679 мм WLCSP
---